龙芯开源社区

 找回密码
 注册新用户(newuser)
查看: 13302|回复: 10

ISCA2014:貌似很多华人:

[复制链接]
发表于 2014-5-5 11:25:52 | 显示全部楼层 |阅读模式
http://cag.engr.uconn.edu/isca2014/program.html


Monday, June 16, 2014

Monday, 8:45am-9:45am
Keynote I: Insight into the MICROSOFT XBOX ONE Technology
Dr. Ilan Spillinger, Corporate Vice President, Technology and Silicon, Microsoft
Bio: Dr. Spillinger was instrumental in bringing Kinect for Xbox 360 to market, which continues to proliferate additional innovative programs and products within the Natural User Interface industry. His team's recent efforts include developing the new architecture and silicon design for Xbox One and the new Kinect, which launched in the fall of 2013. Previously, during a six-year tenure with IBM, Dr. Spillinger served as a distinguished engineer and vice president for advanced processor design. In that role he was responsible for development of all Power Architecture-based processors at IBM: server processors, embedded processors, and client-driven solutions. Prior to that, Dr. Spillinger was a principal engineer and manager of the architecture team in Intel Israel, responsible for the definition of x86-based low-cost and low-power microprocessors, specifically the first Intel mobile processor in the Intel Centrino roadmap. Spillinger holds a D.Sc. and M.Sc. in electrical engineering from the Technion Israel Institute of Technology in Haifa, Israel, and joined Microsoft in 2007.

Monday, 10:45am-12:00pm
Session 1: Machines and Prototypes

Unifying on-chip and inter-node switching within the Anton 2 network
Brian Towles, J.P. Grossman, Brian Greskamp, and David E. Shaw (D. E. Shaw Research)

A Reconfigurable Fabric for Accelerating Large-Scale Datacenter Services
Andrew Putnam (Microsoft), Adrian M. Caulfield (Microsoft), Eric S. Chung (Microsoft), Derek Chiou (Microsoft and University of Texas at Austin), Kypros Constantinides (Amazon), John Demme (Columbia University), Hadi Esmaeilzadeh (Georgia Institute of Technology), Jeremy Fowers (Microsoft), Gopi Prashanth Gopal (Microsoft), Jan Gray (Microsoft), Michael Haselman (Microsoft), Scott Hauck (Microsoft and University of Washington), Stephen Heil (Microsoft), Amir Hormati (Google), Joo-Young Kim (Microsoft), Sitaram Lanka (Microsoft), James Larus (EPFL), Eric Peterson (Microsoft), Simon Pope (Microsoft), Aaron Smith (Microsoft), Jason Thong (Microsoft), Phillip Yi Xiao (Microsoft), Doug Burger (Microsoft)

SCORPIO: A 36-Core Research Chip Demonstrating Snoopy Coherence on a Scalable Mesh NoC with In-Network Ordering
Bhavya K. Daya, Chia-Hsin Owen Chen, Suvinay Subramanian, Woo-Cheol Kwon, Sunghyun Park, Tushar Krishna, Jim Holt, Anantha P. Chandrakasan, Li-Shiuan Peh (Massachusetts Institute of Technology)

Monday, 1:15pm-2:55pm
Section 2A: Resilience

Avoiding Core's DUE & SDC via Acoustic Wave Detectors and Tailored Error Containment and Recovery
Gaurang Upasani (Universitat Politècnica de Catalunya), Xavier Vera (Intel Barcelona Research Center), Antonio González (Universitat Politècnica de Catalunya / Intel Barcelona Research Center)

MemGuard: A Low Cost and Energy Efficient Design to Support and Enhance Memory System Reliability
Long Chen, Zhao Zhang (Iowa State University)

GangES: Gang Error Simulation for Hardware Resiliency Evaluation
Siva Kumar Sastry Hari (NVIDIA), Radha Venkatagiri (University of Illinois at Urbana-Champaign), Sarita V. Adve (University of Illinois at Urbana-Champaign), Helia Naeimi (Intel Labs)

Real-World Design and Evaluation of Compiler-Managed GPU Redundant Multithreading
Jack Wadden (University of Virginia), Alexander Lyashevsky (AMD Research), Sudhanva Gurumurthi (AMD Research), Vilas Sridharan (RAS Architecture, AMD), Kevin Skadron (University of Virginia)

Monday, 1:15pm-2:55pm
Section 2B: Design Space Exploration

ArchRanker: A Ranking Approach to Design Space Exploration
Tianshi Chen (Chinese Academy of Sciences), Qi Guo (Carnegie Mellon University), Ke Tang (University of Science and Technology of China), Olivier Temam (Inria), Zhiwei Xu (Chinese Academy of Sciences), Zhi-Hua Zhou (Nanjing University), Yunji Chen (Chinese Academy of Sciences)

Aladdin: A Pre-RTL, Power-Performance Accelerator Simulator Enabling Large Design Space Exploration of Customized Architectures
Yakun Sophia Shao, Brandon Reagen, Gu-Yeon Wei, David Brooks (Harvard University)

SynFull: Synthetic Traffic Models Capturing Cache Coherent Behaviour
Mario Badr, Natalie Enright Jerger (University of Toronto)

Harnessing ISA Diversity: Design of a Heterogeneous-ISA Chip Multiprocessor
Ashish Venkat, Dean M. Tullsen (University of California, San Diego)

Monday, 3:25pm-5:05pm
Section 3A: Caches

The Direct-to-Data (D2D) Cache: Navigating the Cache Hierarchy with a Single Lookup
Andreas Sembrant, Erik Hagersten, David Black-Schaffer (Uppsala University)

SC2: A Statistical Compression Cache Scheme
Angelos Arelakis, Per Stenstrom (Chalmers University of Technology)

The Dirty-Block Index
Vivek Seshadri (Carnegie Mellon University), Abhishek Bhowmick (Carnegie Mellon University), Onur Mutlu (Carnegie Mellon University), Phillip B. Gibbons (Intel Pittsburgh), Michael A. Kozuch (Intel Pittsburgh), Todd C. Mowry (Carnegie Mellon University)

Going Vertical in Memory Management: Handling Multiplicity by Multi-policy
Lei Liu (Chinese Academy of Sciences), Yong Li (University of Pittsburgh), Zehan Cui (Chinese Academy of Sciences), Yungang Bao (Chinese Academy of Sciences), Mingyu Chen (Chinese Academy of Sciences), Chengyong Wu (Chinese Academy of Sciences)

Monday, 3:25pm-5:05pm
Section 3B: GPUs and Parallelism

Fine-grain Task Aggregation and Coordination on GPUs
Marc S. Orr (University of Wisconsin-Madison / AMD Research), Bradford M. Beckmann (AMD Research), Steven K. Reinhardt (AMD Research), David A. Wood (University of Wisconsin-Madison / AMD Research)

Enabling Preemptive Multiprogramming on GPUs
Ivan Tanasic (Barcelona Supercomputing Center / Universitat Politecnica de Catalunya), Isaac Gelado (NVIDIA Research), Javier Cabezas (Barcelona Supercomputing Center / Universitat Politecnica de Catalunya), Alex Ramirez (Barcelona Supercomputing Center / Universitat Politecnica de Catalunya), Nacho Navarro (Barcelona Supercomputing Center / Universitat Politecnica de Catalunya), Mateo Valero (Barcelona Supercomputing Center / Universitat Politecnica de Catalunya)

Single-Graph Multiple Flows: Energy Efficient Design Alternative for GPGPUs
Dani Voitsechov, Yoav Etsion (Technion – Israel Institute of Technology)

HELIX-RC: An Architecture-Compiler Co-Design for Automatic Parallelization of Irregular Programs
Simone Campanoni (Harvard University), Kevin Brownell (Harvard University), Svilen Kanev (Harvard University), Timothy M. Jones (University of Cambridge), Gu-Yeon Wei (Harvard University), David Brooks (Harvard University)


Tuesday, June 17, 2014

Tuesday, 8:30am-9:30am
Keynote II: Should Computer Architects Take a Closer Look At Today's Most Pervasive Computer System – The Mobile Phone?
Prof. Trevor Mudge, Department of Computer Science and Engineering, University of Michigan
Bio: Dr. Mudge received his Ph.D. in Computer Science from the University of Illinois. He is now in the Computer Science and Engineering Department at The University of Michigan, where he served a ten-year term as Director of the Advanced Computer Architecture Laboratory. In 2003 Dr. Mudge was named the Bredt Professor of Computer Engineering. He is the author of numerous papers on computer architecture, programming languages, VLSI design, and computer vision. He has supervised 49 theses in these areas. Dr. Mudge is a Fellow of the IEEE, a member of the ACM, the IET, and the British Computer Society. In addition to his position as a faculty member, he runs Idiot Savants, a chip design consultancy.

Tuesday, 10:45am-12:00pm
Section 4: Emerging Technologies

Efficient Digital Neurons for Large Scale Cortical Architectures
James E. Smith (University of Wisconsin-Madison)

An Examination of the Architecture and System-level Tradeoffs of Employing Steep Slope Devices in 3D CMPs
Karthik Swaminathan, Huichu Liu, Jack Sampson, Vijaykrishnan Narayanan (Pennsylvania State University)

STAG: Spintronic-Tape Architecture for GPGPU Cache Hierarchies
Rangharajan Venkatesan, Shankar Ganesh Ramasubramanium, Swagath Venkataramani, Kaushik Roy, Anand Raghunathan (Purdue University)

Tuesday, 2:00pm-3:15pm
Section 5A: NVRAM

Memory Persistency
Steven Pelley, Peter M. Chen, Thomas F. Wenisch (University of Michigan)

Reducing Access Latency of MLC PCMs through Line Striping
Morteza Hoseinzadeh (Sharif University of Technology), Mohammad Arjomand (Sharif University of Technology), Hamid Sarbazi-Azad (Sharif University of Technology / Institute for Research in Fundamental Sciences)

HIOS: A Host Interface I/O Scheduler for Solid State Disks
Myoungsoo Jung (University of Texas at Dallas), Wonil Choi (University of Texas at Dallas), Shekhar Srikantaiah (Qualcomm), Joonhyuk Yoo (Daegu University), Mahmut T. Kandemir (Pennsylvania State University)

Tuesday, 2:00pm-3:15pm
Section 5B: Datacenters and Cloud

Towards Energy Proportionality for Large-Scale Latency-Critical Workloads
David Lo (Stanford University), Liqun Cheng (Google), Rama Govindaraju (Google), Luiz André Barroso (Google), Christos Kozyrakis (Stanford University)

SleepScale: Runtime Joint Speed Scaling and Sleep States Management for Power Efficient Data Centers
Yanpei Liu (University of Wisconsin-Madison), Stark C. Draper (University of Toronto), Nam Sung Kim (University of Wisconsin-Madison)

Optimizing Virtual Machine Consolidation Performance on NUMA Server Architecture for Cloud Workloads
Ming Liu, Tao Li (University of Florida)
 楼主| 发表于 2014-5-5 11:26:14 | 显示全部楼层
Tuesday, 3:45pm-5:00pm
Section 6A: DRAM

Row-Buffer Decoupling: A Case for Low-Latency DRAM Microarchitecture
Seongil O (Seoul National University), Young Hoon Son (Seoul National University), Nam Sung Kim (University of Wisconsin-Madison), Jung Ho Ahn (Seoul National University)

Half-DRAM: a High-bandwidth and Low-power DRAM Architecture from the Rethinking of Fine-grained Activation
Tao Zhang (Pennsylvania State University / NVIDIA), Ke Chen (Oracle), Cong Xu (Pennsylvania State University), Guangyu Sun (Peking University), Tao Wang (Peking University), Yuan Xie (Pennsylvania State University)

Flipping Bits in Memory Without Accessing Them: An Experimental Study of DRAM Disturbance Errors
Yoongu Kim (Carnegie Mellon University), Ross Daly, Jeremie Kim (Carnegie Mellon University), Chris Fallin, Ji Hye Lee (Carnegie Mellon University), Donghyuk Lee (Carnegie Mellon University), Chris Wilkerson (Intel Labs), Konrad Lai, Onur Mutlu (Carnegie Mellon University)

Tuesday, 3:45pm-5:00pm
Section 6B: Circuits and Architecture

Architecture Implications of Pads as a Scarce Resource
Runjie Zhang (University of Virginia), Ke Wang (University of Virginia), Brett H. Meyer (McGill University), Mircea R. Stan (University of Virginia), Kevin Skadron (University of Virginia)

Increasing Off-Chip Bandwidth in Multi-Core Processors with Switchable Pins
Shaoming Chen, Yue Hu, Ying Zhang, Lu Peng, Jesse Ardonne, Samuel Irving, Ashok Srivastava (Louisiana State University)

A Low Power and Reliable Charge Pump Design for Phase Change Memories
Lei Jiang, Bo Zhao, Jun Yang, Youtao Zhang (University of Pittsburgh)


Wednesday, June 18, 2014

Wednesday, 8:30am-10:10am
Section 7A: Coherence and Replay

Fractal++: Closing the Performance Gap between Fractal and Conventional Coherence
Gwendolyn Voskuilen, T. N. Vijaykumar (Purdue University)

OmniOrder: Directory-Based Conflict Serialization of Transactions
Xuehai Qian (University of California, Berkeley), Benjamin Sahelices (Universidad de Valladolid), Josep Torrellas (University of Illinois at Urbana-Champaign)

Pacifier: Record and Replay for Relaxed-Consistency Multiprocessors with Distributed Directory Protocol
Xuehai Qian (University of California, Berkeley), Benjamin Sahelices (Universidad de Valladolid), Depei Qian (Beihang University)

Replay Debugging: Leveraging Record and Replay for Program Debugging
Nima Honarmand, Josep Torrellas (University of Illinois at Urbana-Champaign)

Wednesday, 8:30am-10:10am
Section 7B: Security/OOO Processors

The CHERI capability model: Revisiting RISC in an age of risk
Jonathan Woodruff (University of Cambridge), Robert N. M. Watson (University of Cambridge), David Chisnall (University of Cambridge), Simon W. Moore (University of Cambridge), Jonathan Anderson (University of Cambridge), Brooks Davis (SRI International), Ben Laurie (Google UK Ltd), Peter G. Neumann (SRI International), Robert Norton (University of Cambridge), Michael Roe (University of Cambridge)

CODOMs: Protecting Software with Code-centric Memory Domains
Lluís Vilanova (Barcelona Supercomputing Center / Universitat Politècnica de Catalunya / Technion – Israel Institute of Technology), Muli Ben-Yehuda (Technion - Israel Institute of Technology), Nacho Navarro (Barcelona Supercomputing Center / Universitat Politècnica de Catalunya), Yoav Etsion (Technion – Israel Institute of Technology), Mateo Valero (Barcelona Supercomputing Center / Universitat Politècnica de Catalunya)

EOLE: Paving the Way for an Effective Implementation of Value Prediction
Arthur Perais, André Seznec (IRISA/INRIA)

Improving the Energy Efficiency of Big Cores
Kenneth Czechowski (Georgia Institute of Technology), Victor W. Lee (Intel), Ed Grochowski (Intel), Ronny Ronen (Intel), Ronak Singhal (Intel), Richard Vuduc (Georgia Institute of Technology), Pradeep Dubey (Intel)

Wednesday, 10:40am-12:20pm
Section 8: Accelerators

General-Purpose Code Acceleration with Limited-Precision Analog Computation
Renée St. Amant (University of Texas at Austin), Amir Yazdanbakhsh (Georgia Institute of Technology), Jongse Park (Georgia Institute of Technology), Bradley Thwaites (Georgia Institute of Technology), Hadi Esmaeilzadeh (Georgia Institute of Technology), Arjang Hassibi (University of Texas at Austin), Luis Ceze (University of Washington), Doug Burger (Microsoft Research)

Race Logic: A Hardware Acceleration for Dynamic Programming Algorithms
Advait Madhavan, Timothy Sherwood, Dmitri Strukov (University of California, Santa Barbara)

Eliminating Redundant Fragment Shader Executions on a Mobile GPU via Hardware Memoization
Jose-Maria Arnau (Universitat Politecnica de Catalunya), Joan-Manuel Parcerisa (Universitat Politecnica de Catalunya), Polychronis Xekalakis (Intel)

WebCore: Architectural Support for Mobile Web Browsing
Yuhao Zhu, Vijay Janapa Reddi (The University of Texas at Austin)
发表于 2014-5-5 13:17:44 | 显示全部楼层
是啊,智慧在华人脑子里,公司印度人当总裁,银行家是犹太人。
发表于 2014-5-5 13:26:54 | 显示全部楼层
印度人任全球500强高管数仅次于美国 13人任CEO_资讯频道_凤凰网

===========
大老板为什么都是印度人?
王磊  
【摘要】:正由于近日标准普尔历史性地下调了美国主权债务信用评级,令标普总裁、美籍印度人德文夏马尔备受世界媒体关注。每年的世界各大经济论坛上来自中国跟印度的领导人越来越多,不同的是,中国领袖多半代表中国企业,而印度领袖则代表全世界各地大企业。像花旗银行、百事可乐、以及哈佛商学院、欧洲工商管理学院,最高主管都是印度人。目前美国《财富》杂志500强企业中,CEO最多的是美国人,排名第二的就是印度,有7家。而500强企业中高层主管只有两位中国大陆人、两位北美华裔,印度人却高达13位。"印度出口老总"是美国《时代》周刊给出的评价。

========
当我们还在为自己的“山寨”得意的时候,在美国硅谷,印度人或者印度裔人士正在各大高科技公司占据重要位置。


  来源:http://tech.qq.com/a/20140205/001425.htm
举报 回复
楼主:w732402771 时间:2014-02-05 19:49:43
  腾讯科技 晨曦 2月5日整理报道

  北京时间昨日晚间,微软宣布,印度裔高管纳德拉正式担任公司CEO,加之谷歌(微博)安卓的掌门人皮贾伊,同样来自印度。这也就意味着,印度人或者印度裔,将控制三大移动互联生态中除了苹果之外的两家,印度基因已经逐渐渗入到硅谷。

  或许在一般人看来,印度是全球最大的软件和后端服务外包大国,印度公司“代工”的软件,被贴上了西方IT公司的商标,以高价转售给企业客户。不过,印度的IT领域的技术优势,远非软件外包这么简单。

  印度人突破职业天花板

  据之前的报道,印度如今已经成为好莱坞电影数码特效和动画外包的重要基地之一。在美国硅谷,印度人或者印度裔人士正在各大高科技公司占据重要位置。

=========
微软选择了印度裔移民萨蒂亚•纳德拉担任公司新的CEO,这不禁让人们提问:为什么印度人总能担任跨国企业的高管呢?

为什么要说“又”呢?因为有这么一组数据:针对美国标准普尔500强企业的一次权威调查发现,这些企业的CEO中美国人最多,其次就是印度人,他们领导着其中七家公司,加拿大人只领导着其中的四个。甚至就连标准普尔自己,都选了一位印度后裔当总裁。

根据沃顿商学院和中欧国际商学院两位教授的统计,2009年《财富》500强公司的顶级高管中,有两位中国大陆人,两位北美籍华裔,却有13位印度人。

看看这一串大名鼎鼎的公司:联合利华、万事达卡、谷歌Android、标准普尔、麦肯锡、百事可乐、西格玛,它们的现任或前任“掌门人”都是印度裔。

印度裔在成为管理者方面具备如此强大的竞争力,难怪《时代》周刊曾经发表过这样一篇报道——《CEO:印度最重要的出口“商品”》。
====
本帖最后由 小民 于 2012-12-20 11:07 编辑

(转)美国硅谷华人与印度人之比较
(转)美国硅谷华人与印度人之比较2
(转)在美国职场,印度人和中国人谁更具优势

(转)美国亚裔人口逾1400万 收入居各族之冠
(转)《华侨华人蓝皮书》发布 在美华人超过400万
发表于 2014-5-5 19:49:53 | 显示全部楼层
实际上华人在美国地位真的不高,政治地位甚至连黑人都不如,在企业肯定碰到天花板效应,但是还是有那么多国人死活都要移民美国,不过那些美籍华人回来时他们总是自我感觉高人一等,我真是不明白,在那边也是打份工而已啊。
 楼主| 发表于 2014-5-6 06:34:03 | 显示全部楼层
周一, 2014年6月16日
 
周一,上午8:45 - 9 : 45AM
主题一:洞察微软Xbox一种技术
宜兰Spillinger博士,公司副总裁,技术和硅,微软
生物: Spillinger博士是有助的在带来的Kinect为Xbox 360推向市场,继续增殖的自然用户界面行业内更多的创新方案和产品。他的研究小组最近的工作包括开发新的架构和芯片设计为Xbox和一个新的Kinect ,这在2013年秋季推出。此前,在一个6年任期与IBM , Spillinger博士担任一位杰出的工程师及副总裁先进的处理器设计。在这个职位上,他负责所有基于Power Architecture的处理器由IBM开发:服务器处理器,嵌入式处理器,以及以客户为导向的解决方案。在此之前, Spillinger博士是首席工程师和建筑队的经理在英特尔以色列,负责基于x86的低成本和低功耗的微处理器,特别是第一个英特尔在英特尔迅驰路线移动处理器的定义。 Spillinger持有理学博士和硕士从技术的以色列Technion工业研究所在以色列海法,并于2007年加入微软电气工程。
 
周一, 10:45 AM - 12 :00PM
第1节:机和原型
 
统一芯片上的安东2网络内和节点间切换
布赖恩Towles , JP格罗斯曼,布赖恩Greskamp ,和大卫E.肖(德劭研究)
 
可重配置结构对于加快大型数据中心服务
安德鲁·普特南(微软) ,阿德里安米考菲尔德(微软) ,埃里克·S涌(微软) ,德里克·邱(微软和美国德克萨斯大学奥斯汀分校) , KYPROS Constantinides的(亚马逊) ,约翰·戴米(哥伦比亚大学) ,哈迪Esmaeilzadeh (佐治亚理工学院) ,杰里米Fowers (微软) ,戈皮Prashanth戈帕尔(微软) ,扬灰(微软) ,迈克尔Haselman (微软) ,斯科特·豪克(微软华盛顿大学和) ,斯蒂芬万岁(微软) ,阿米尔Hormati (谷歌) ,宙扬金(微软) ,西塔拉姆斯里兰卡(微软) ,詹姆斯·鸥( EPFL ) ,埃里克·彼得森(微软) ,西蒙·波普(微软) ,亚伦·史密斯(微软) ,贾森通(微软) ,菲利普艺潇(微软) ,道格·伯格(微软)
 
天蝎座:一个36个内核的研究芯片展现史努比一致性一个可扩展的网格片上网络与服务网络订购
Bhavya K.大亚湾,嘉鑫欧文陈, Suvinay萨勃拉曼尼亚,禹哲权, Sunghyun公园,图莎尔克里希纳,吉姆·霍尔特, Anantha P. Chandrakasan ,立白韫六周旋(麻省理工学院)
 
周一,下午1:15 - 2 : 55PM
第2A条:韧性
 
通过声波探测器和量身定制的错误围堵和恢复,避免核心的尽职& SDC
Gaurang Upasani ( Universitat POLITECNICA加泰罗尼亚) ,泽维尔维拉(英特尔巴塞罗那研究中心) ,安东尼奥·冈萨雷斯( Universitat POLITECNICA加泰罗尼亚/巴塞罗那英特尔研究中心)
 
MemGuard :一种低成本和高效节能设计,支持和增强记忆系统可靠性
龙辰,赵章(爱荷华州立大学)
 
恒河:刚误差仿真硬件恢复能力评价
湿婆库马尔沙斯特里哈日( NVIDIA ) ,拉达Venkatagiri (伊利诺伊大学厄巴纳 - 尚佩恩分校) ,萨里塔五Adve (伊利诺伊大学厄巴纳 - 尚佩恩分校) , HELIA Naeimi (英特尔实验室)
 
真实世界的设计和编译器管理的GPU多线程冗余评价
杰克·瓦登(弗吉尼亚大学) ,亚历山大Lyashevsky ( AMD的研究) , Sudhanva Gurumurthi ( AMD的研究) ,维拉斯Sridharan ( RAS架构, AMD) ,凯文Skadron (弗吉尼亚大学)
 
周一,下午1:15 - 2 : 55PM
第2B :设计空间探索
 
ArchRanker :一种排序方法来设计空间探索
陈天狮(中国Academy of版),亓国(卡耐基梅隆大学) ,柯汤(中国科学技术大学) ,奥利维尔Temam ( INRIA ) ,徐志伟(中国Academy of版),周志华(南京大学) ,云集陈(中国Academy of版)
 
阿拉丁:一个预RTL ,电性能加速器模拟器启用大型设计空间探索个性化的架构
张亚坤索菲亚邵,布兰登Reagen ,顾妍玮,大卫·布鲁克斯(哈佛大学)
 
SynFull :综合交通模型捕捉高速缓存一致性行为
马里奥·巴德尔,娜塔莉·恩莱特Jerger (多伦多大学)
 
利用ISA多样性:一个异类 - ISA芯片多处理器的设计
阿希什Venkat保持,院长M. Tullsen (加州大学圣地亚哥分校)
 
周一,下午3:25 - 5 :下午5时
第3A :缓存
 
直接到数据( D2D )缓存:浏览缓存层次结构与单查询
安德烈亚斯Sembrant ,埃里克Hagersten的,大卫·黑沙弗(乌普萨拉大学)
 
SC2 :统计压缩缓存计划
安吉罗斯Arelakis ,每Stenstrom (查尔姆斯理工大学)
 
脏块指数
维韦克Seshadri (卡耐基梅隆大学) ,阿布舍克Bhowmick (卡内基梅隆大学)的Onur穆特鲁(卡耐基梅隆大学) ,菲利普B.吉本斯(英特尔匹兹堡) ,迈克尔A. Kozuch (英特尔匹兹堡) ,托德C.莫里(卡耐基梅隆大学)
 
展望垂直于内存管理:由多政策处理多重
刘磊(中国Academy of版),永力(匹兹堡大学) ,楚泽涵崔(中国Academy of版),云冈宝(中国Academy of版),明宇陈(中国Academy of版),成勇吴(中国研究院科学版)
 
周一,下午3:25 - 5 :下午5时
第3B : GPU和并行
 
细粒度任务聚合和协调的GPU
马克学奥尔(威斯康星大学麦迪逊分校/ AMD的研究大学) ,布拉德福德M.贝克曼( AMD的研究) ,史蒂芬光莱因哈特( AMD的研究) ,戴维·伍德(威斯康星大学麦迪逊分校/ AMD的研究大学)
 
在GPU上实现抢占式多道程序
伊万Tanasic (巴塞罗那超级计算中心/ Universitat POLITECNICA加泰罗尼亚) ,艾萨克Gelado ( NVIDIA的研究) ,哈维尔卡贝萨斯(巴塞罗那超级计算中心/ Universitat POLITECNICA加泰罗尼亚) ,亚历克斯·拉米雷斯(巴塞罗那超级计算中心/ Universitat POLITECNICA加泰罗尼亚) ,纳乔·纳瓦罗(巴塞罗那超级计算中心/ Universitat POLITECNICA加泰罗尼亚) ,马刁瓦莱罗(巴塞罗那超级计算中心/ Universitat POLITECNICA加泰罗尼亚)
 
单图多流量:节能设计替代品GPGPUs
达尼Voitsechov ,约阿夫Etsion ( Technion工业 - 以色列理工学院)
 
HELIX -RC :一种基于架构的编译器协同设计的不规则程序的自动并行化
西蒙娜Campanoni (哈佛大学) ,凯文·布劳内尔(哈佛大学) , Svilen卡内夫(哈佛大学) ,蒂莫西M.琼斯(剑桥大学) ,顾妍玮(哈佛大学) ,大卫·布鲁克斯(哈佛大学)
 
 
周二, 2014年6月17日
 
周二,上午8:30 - 9 : 30AM
主题二:如果计算机建筑师来仔细看看今天的最普遍的电脑系统 - 移动电话?
教授特雷弗·麦基,计算机科学与工程系,密歇根大学的系
生物:麦基博士获得博士学位在计算机科学伊利诺伊大学。他现在是在计算机科学与工程系密歇根州,在那里他担任十年任期的高级计算机体系结构实验室主任的大学。 2003年,麦基博士被任命为计算机工程的Bredt教授。他是对计算机体系结构,编程语言, VLSI设计,计算机视觉等多篇论文的作者。他指导论文49在这些领域。麦基博士是ACM ,在IET ,及英国电脑学会会员资深会员在IEEE的。除了他的位置作为一名教师,他跑白痴学者,芯片设计顾问。
 
周二, 10:45 AM - 12 :00PM
第4节:新兴技术
 
高效的数字神经元的大型皮质架构
詹姆斯· E·史密斯(威斯康星大学麦迪逊分校)
 
用人陡坡设备在3D中医的体系结构和系统级权衡的考试
KARTHIK斯瓦米纳坦, Huichu刘杰克·桑普森, Vijaykrishnan纳拉亚南(宾夕法尼亚州立大学)
 
STAG :自旋电子磁带架构的GPGPU高速缓存层次结构
Rangharajan卡特桑,尚卡尔加尼甚Ramasubramanian , Swagath的Venkataramani ,考希克罗伊,阿南德Raghunathan (普渡大学)
 
周二, 2:00 PM - 3 : 15PM
第5A : NVRAM
 
记忆持久性
史蒂芬佩利,彼得M.陈,托马斯F Wenisch酒店(密歇根大学)
 
减少MLC相变材料的存取延迟,通过条带化线
莫尔塔扎Hoseinzadeh (技术谢里夫大学) ,穆罕默德Arjomand (技术谢里夫大学) ,哈米德Sarbazi - 阿扎德(谢里夫科技大学/研究所的研究在基础版)
 
好握速:主机接口的I / O调度的固态硬盘
Myoungsoo荣格(德州大学达拉斯分校) ,元一财(德州大学达拉斯分校) ,谢加Srikantaiah (高通) , Joonhyuk侑(大邱大学) ,马合木提T. Kandemir (宾夕法尼亚州立大学)
 
周二, 2:00 PM - 3 : 15PM
第5B条:数据中心和云计算
 
迈向能源相称于大规模延迟关键型工作负载
大卫·罗(斯坦福大学) ,利群城(谷歌) ,拉玛Govindaraju (谷歌) ,路易斯·安德烈·巴罗佐(谷歌) ,克里斯托Kozyrakis (斯坦福大学)
 
SleepScale :运行速度联合缩放和睡眠状态管理电源效率的数据中心
黄炎培刘(威斯康星大学麦迪逊分校) ,斯塔克C.德雷珀(多伦多大学) ,南金成(威斯康星大学麦迪逊分校)
 
在NUMA服务器架构的云工作负载优化的虚拟机整合性能
刘明,桃李(佛罗里达大学)
 
周二,下午3:45 - 5 :00
第6A : DRAM
 
行缓冲器去耦:一个案例低延迟DRAM的微架构
Seongil为O(首尔国立大学) ,杨勋儿子(首尔国立大学) ,南金成(威斯康星大学麦迪逊分校) ,政浩安(首尔国立大学)
 
半DRAM :从细粒度激活的反思高带宽和低功耗的DRAM架构
张涛(美国宾夕法尼亚州立大学/ NVIDIA ) ,陈柯(甲骨文) ,丛顼(宾夕法尼亚州立大学) ,广宇孙(北京大学) ,汪涛(北京大学) ,袁谢(宾夕法尼亚州立大学)
 
烙牛肉在内存位,而不访问它们: DRAM的干扰错误的实验研究
Yoongu金(卡耐基梅隆大学) ,罗斯达利,雷米金(卡耐基梅隆大学) ,克里斯坠落,姬惠利(卡耐基梅隆大学) , Donghyuk李(卡耐基梅隆大学) ,克里斯·威尔克森(英特尔实验室) ,康拉德·赖的Onur穆特鲁(卡耐基梅隆大学)
 
周二,下午3:45 - 5 :00
第6B :电路与建筑
 
垫的建筑意义的稀缺资源
润杰张(弗吉尼亚大学) ,王科(弗吉尼亚大学) ,布雷特H.迈耶(麦吉尔大学) ,米尔恰· R·斯坦(弗吉尼亚大学) ,凯文Skadron (弗吉尼亚大学)
 
在多核处理器可切换销增加的片外带宽
邵明陈,胡悦,张瑛,吕鹏,杰西Ardonne ,塞缪尔欧文,阿肖克斯里瓦斯塔瓦(路易斯安那州立大学)
 
采用低功耗和可靠的电荷泵设计相变存储器
蒋磊,赵博,杨军,张友桃(匹兹堡大学)
 
 
周三, 2014年6月18日
 
周三,上午8:30 - 10 :10:00
第7A :连贯性和重播
 
分形+ :关闭分形与传统的一致性之间的性能差距
格温多林Voskuilen ,总氮Vijaykumar (普渡大学)
 
OmniOrder :基于目录的冲突交易的序列化
学海钱(加州大学伯克利分校) ,本杰明Sahelices (大学德巴利亚多利德) ,何塞普Torrellas的(伊利诺伊大学厄巴纳 - 尚佩恩分校)
 
奶嘴:记录和重放的轻松,一致性多处理器分布式目录协议
学海钱(加州大学伯克利分校) ,本杰明Sahelices (大学德巴利亚多利德) ,钱德沛(北京航空航天大学)
 
重播调试:利用记录和重放程序调试
尼玛Honarmand ,何塞普Torrellas的(伊利诺伊大学厄巴纳 - 尚佩恩分校)
 
 楼主| 发表于 2014-5-6 06:34:31 | 显示全部楼层
周三,上午8:30 - 10 :10:00
第7B :安全/ OOO处理器
 
该CHERI能力模型:重温RISC风险的时代
乔纳森·伍德拉夫(剑桥大学) ,罗伯特·沃森新墨西哥州(剑桥大学) ,大卫Chisnall (剑桥大学) ,西蒙·W·穆尔(剑桥大学) ,乔纳森·安德森(剑桥大学) ,布鲁克斯戴维斯( SRI国际公司) ,本·劳瑞(谷歌(英国)有限公司) ,彼得G ·诺伊曼( SRI国际公司) ,罗伯特·诺顿(剑桥大学) ,迈克尔·罗伊(剑桥大学)
 
CODOMs :使用代码为中心的存储域保护软件
LLUIS比拉诺瓦(巴塞罗那超级计算中心/ Universitat POLITECNICA加泰罗尼亚/ Technion工业 - 以色列理工学院) ,木里本 - 耶胡达( Technion工业 - 以色列理工学院) ,纳乔·纳瓦罗(巴塞罗那超级计算中心/ Universitat POLITECNICA加泰罗尼亚) ,约阿夫Etsion ( Technion工业 - 以色列理工学院) ,马刁瓦莱罗(巴塞罗那超级计算中心/ Universitat POLITECNICA加泰罗尼亚)
 
EOLE :铺平了道路值预测的有效实施
亚瑟Perais ,安德烈Seznec ( IRISA / INRIA )
 
提高大核心的能源效率
肯尼斯Czechowski (佐治亚理工学院) ,维克多W·李(英特尔) ,埃德Grochowski (英特尔) ,罗尼RONEN (英特尔) , RONAK阿密特(英特尔) ,理查德Vuduc (佐治亚理工学院) ,普拉迪普杜贝(英特尔)
 
周三, 10:40 AM - 12 : 20PM
第8节:加速器
 
通用代码加速与有限精度的模拟计算
蕾妮圣AMANT (德克萨斯大学奥斯汀分校) ,阿米尔Yazdanbakhsh (佐治亚理工学院) , Jongse公园(佐治亚理工学院) ,布拉德利斯韦茨(佐治亚理工学院) ,哈迪Esmaeilzadeh (佐治亚理工学院) , Årjäng的Hassibi (德克萨斯大学奥斯汀分校) ,路易斯· CEZE (华盛顿大学) ,道格汉堡(微软研究院)
 
种族逻辑:硬件加速的动态规划算法
Advait Madhavan先生,蒂莫西·舍伍德,德米特里Strukov (美国加州大学圣巴巴拉分校)
 
通过硬件的memoization消除冗余片段着色器执行死刑的移动GPU
何塞 - 玛丽亚·阿尔诺( Universitat POLITECNICA加泰罗尼亚) ,琼 - 曼努埃尔Parcerisa ( Universitat POLITECNICA加泰罗尼亚) , Polychronis Xekalakis (英特尔)
 
WebCore的:用于移动Web浏览架构支持
朱昱昊,维杰Janapa REDDI (德克萨斯大学奥斯汀分校)
 楼主| 发表于 2014-5-6 06:46:22 | 显示全部楼层
用google翻译了一下:微软2篇,AMD有关GPU的2篇(一篇是跟弗吉尼亚大学合作),英特尔CPU设计2篇,还有2篇有英特尔工程师参与,分别是DRAM设计,和一篇加速器。IBM竟然没有论文。。。。。。。。。英国剑桥大学1篇,以色列2篇,计算所2篇,钱德沛(北京航空航天大学)参与1篇。韩国1篇,中国人非常多,基本都是在美国的。。。。。。。。。。。。。。
 楼主| 发表于 2014-5-6 06:48:12 | 显示全部楼层
本帖最后由 wshd 于 2014-5-6 06:49 编辑

这个是神经网络芯片的(智能芯片)看看有没有大牛科普一下。ASPLOS会议最佳论文

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?注册新用户(newuser)

x
发表于 2014-5-9 11:38:13 | 显示全部楼层

本版积分规则

Archiver|手机版|小黑屋|Lemote Inc.

GMT+8, 2020-10-23 19:39 , Processed in 0.162667 second(s), 16 queries .

Powered by Discuz! X3.4

Copyright © 2001-2020, Tencent Cloud.

快速回复 返回顶部 返回列表